Il modulo รจ stato progettato per selezionare singolarmente un canale dei 3 chip VA2TA montati sul circuito " Hybrid VA2TA".
Ogni chip ha 128 canali per un totale di 384 canali.
Documentazione e foto
- Nota tecnica TCN 07/02 (.pdf 135KB)
- File di programmazione FPGA Spartan-IIE XCS200E-6FT256C (.bit 176KB)
- File di programmazione STATIC RAM Xilinx XC18V02VQ44C (.cms 484KB)
- User configuration file (assegnazione pin FPGA) (.ucf 6KB)
- User guide della scheda di valutazione Xilinx (.pdf 255KB)
- Schema elettrico della scheda di valutazione (.pdf 333KB)
CODICE VHDL
- Listato Top VHDL (.vhd 4KB)
- Generazione dei segnali di comando al VA2TA (.vhd 5KB)
- Divisore di frequenza da frequenza di partenza 50MHz (.vhd 2KB)
- Antirimbalzo pulsanti (.vhd 4KB)
- Decodifica Contraves BCD (.vhd 23KB)
- Costanti usate nei listati (.vhd 2KB)